1.ttl或非门
图1(a)表示ttl或非门的逻辑电路,图(b)是它的逻辑符号。或非逻辑功能是对ttl与非门的结构改进而来,即用两个bjt管t2a和t2b代替t2。若两输入端中有一个为高电平,则t2a和t2b均将截止,ib3=0,输出为高电平。若a、b两输入端中有一个为高电平,则t2a或t2b将饱和,导致ib3>0,ib3便使t3饱和,输出为低电平。这就实现了或非功能。即l=a+b=a·b。这个式子表明,图1(a)就正逻辑而言是或非门。
图1ttl或非门 (a)电路图 (b)逻辑符号
2. 集电极开路门(oc门)
所谓集电极开路是指ttl与非门电路的推拉式输出级中,删去电压跟随器,如图2(a)所示。为了实现线与的逻辑功能,可将多个门电路输出管t3的集电极至电源vcc之间,加一公共的上拉电阻rp,如图2(a)所示。为了简明起见,图中以两个集电极开路门并联为例。图(c)为其逻辑符号,其中图标“”表示集电极开路之意。
图2集电极开路(oc)门(a)oc门的输出级(b)由构成的线与逻辑原理图(c)逻辑符号
3.三态与非门(tsl门)
三态与非门的输出除了具有一般与非门的两种状态,即输出电阻较小的高、低电平状态外,还具有高输出电阻的第三状态,称为高阻态,又称为禁止态。
一个简单的tsl门的电路如图3(a)所示,图(b)是它的逻辑符号。其中cs为片选信号输入端,a、b为数据输入端。
图3三态与非门电路(a)电路图(b)逻辑符号
当cs=1时,tsl门电路中的t5处于倒置放大状态,t6饱和,t7截止,即其集电极相当于开路。此时输出与输入的逻辑关系与一般与非门相同。这种状态成为tsl的工作状态。但当cs=0时,t7导通,使t4的基极钳制于低电平。同时由于低电平的信号送到t1的输入端,迫使t2和t3截止。这样t3和t4均截止,门的输出端l出现开路,既不是低电平,又不是高电平,这就是第三工作状态。这样,当cs为高电平时,tsl门的输出信号送到总线,而当cs为低电平,门的输出与数据总线断开,此时数据总线的状态由其他门电路的输出所决定。