您好,欢迎访问一九零五行业门户网

可编程互连阵列结构

epm7128s器件 (1)epm7128s器件基本结构
epm7128s器件主要由逻辑阵列块lab、宏单元、i/o控制块和可编程互连阵列pia构成。
在多阵列矩阵结构中,每个宏单元有一个可编程的与阵列和一个固定的或阵列, 以及一个具有独立可编程时钟、时钟使能、清除和置位功能的可配置触发器。每16个宏单元组成一组,构成一个灵活的逻辑阵列模块lab。多个lab通过可编程互连阵列pia和全局总线相连。每个lab还与相应的i/o控制模块相连,以提供直接的输入和输出通道。
(2)epm7128s宏单元结构
epm7128s的每个宏单元能够单独配置为组合逻辑或时序逻辑工作方式。宏单元主要由逻辑阵列、乘积项选择矩阵和可编程寄存器3部分组成。可编程寄存器根据逻辑需要,可以编程旁路,实现组合逻辑。如作为寄存器使用,则相应的可编程逻辑器件开发软件将根据设计逻辑需要,选择有效的寄存器工作方式,以使设计所用器件资源最少。
xcr3064xl器件 xcr3064xl器件结构。
xcr3064xl器件宏单元结构,由零功率互连阵列连接起来的功能块及i/o单元构成,每个逻辑块含16个宏单元。
全局互连结构cpld isplsi1032器件结构 isplsi1032器件主要由全局布线区grp、通用逻辑块glb、输入/输出单元ioc、输出布线区orp和时钟分配网络cdn构成。
通用逻辑块glb 通用逻辑块glb主要用于实现逻辑功能,glb主要由与阵列、乘积项共享阵列、4输出逻辑宏单元和控制逻辑电路组成。
应用 基于sram(静态随机存储器)的可重配置pld(可编程逻辑器件)的出现,为系统设计者动态改变运行电路中pld的逻辑功能创造了条件。pld使用sram单元来保存配置数据。这些配置数据决定了pld内部的互连关系和逻辑功能,改变这些数据,也就改变了器件的逻辑功能。由于sram的数据是易失的,因此这些数据必须保存在pld器件以外的eprom、eeprom或flash rom等非易失存储器内,以便使系统在适当的时候将其下载到pld的sram单元中,从而实现在电路可重配置icr(in-circuit reconfigurability)。
其它类似信息

推荐信息